1. 从原理图导到PCB之后,提示“Room Definition Between Component on TopLayer and Rule on TopLayer” .
解决方法1:删除Room,即如下图左下角的红色部分。按Del键直接删。
解决方法2:在导入的时候,不选择Rooms
2. 从原理图导到PCB之后,提示“Component Clearance Constraint ..... Between Component .....”
解决:说明元器件之间距离太小,这个在Design-Rules-Placement-Component Clearance Constraint中把钩去掉,或则设置成合适的值。
免责声明:本文系网络转载或改编,未找到原创作者,版权归原作者所有。如涉及版权,请联系删
武汉格发信息技术有限公司,格发许可优化管理系统可以帮你评估贵公司软件许可的真实需求,再低成本合规性管理软件许可,帮助贵司提高软件投资回报率,为软件采购、使用提供科学决策依据。支持的软件有: CAD,CAE,PDM,PLM,Catia,Ugnx, AutoCAD, Pro/E, Solidworks ,Hyperworks, Protel,CAXA,OpenWorks LandMark,MATLAB,Enovia,Winchill,TeamCenter,MathCAD,Ansys, Abaqus,ls-dyna, Fluent, MSC,Bentley,License,UG,ug,catia,Dassault Systèmes,AutoDesk,Altair,autocad,PTC,SolidWorks,Ansys,Siemens PLM Software,Paradigm,Mathworks,Borland,AVEVA,ESRI,hP,Solibri,Progman,Leica,Cadence,IBM,SIMULIA,Citrix,Sybase,Schlumberger,MSC Products...