搜索
联科最新FPGA加速技术即将亮相SC15,引领行业变革
联科,作为出席会议的12家中国企业之一,携手全球领先的FPGA芯片供应商Xillinx研发的基于成熟FPGA技术的加速器产品也将亮相SC15...
FPGA、CPU、GPU与ASIC芯片特性对比
一、为什么选择使用FPGA?当前通用处理器(CPU)的摩尔定律已经进入末期,而机器学习和Web服务的规模却呈指数级增长。
Altera FPGA部署与配置详细解析
由于SRAM是易失性存储器,因此在FPGA上电之后,外部电路需要将配置数据重新载入到芯片内的配置RAM中。
Altium Designer新版下载:最新中文版安装包获取
Altium Designer直装版在单一设计环境中集成板级和FPGA系统设计、基于FPGA和分立处理器的嵌入式软件开发以及PCB版图设计、编辑和制造。
altium designer 6.9破解版安装详细图文教程(附破解下载)
】 altium designer 6.9破解版是款这进行设计单一的环境里面进行快速的集成板级或者FPGA系统设计工具;而且这款软件还是基于FPGA、分立处理器等软件进行开发推出的,软件的功能也是相当的强大
PCB板设计Altium Designer v10 破解中文安装版(附安装教程+授权文件)
FPGA和分立处理器的嵌入式软件开发以及PCB版图设计、编辑和制造。
HDL Designer Series(HDS)功能详解
HDL Designer—设计复用、创建和管理工具 HDL Designer Series 是Mentor Graphics公司独有、完善的硬件设计复用、创建和管理环境,广泛地应用在FPGA, 平台化FPGA
FPGA+CPU架构自动驾驶平台性能深度剖析
1 介绍 由于在自动驾驶领域需要对传感器的数据作大量的基于深度内神经网络的复杂运算,GPU和FPGA被不约而同地用来作为对CPU的一种加速器被使用。
Altium Designer(PCB设计软件) v10 特别版
Altium Designer 在单一设计环境中集成板级和FPGA系统设计、基于FPGA和分立处理器的嵌入式软件开发以及PCB版图设计、编辑和制造。
Matlab整数获取函数详解
XM-1203-FPGA飞腾定制主板 自主可控,国产CPU、BIOS和国产Linux操作系统 性能稳定,FT-2000/4处理器 功能接口多样化,可扩展性强 高度集成,具有丰富的接口和电磁兼容性能.
FPGA基础构造探索
为了便于管理和适应多种电气标准,FPGA的IOB被划分为若干个组(bank),每个bank的接口标准由其接口电压决定,个bank只能有一种接口电压,但不同bank的接口电压可以不同...
揭秘美图T9背后的FPGA计算平台:处理速度提升30倍
平常科技互联网圈里,经常接触人工智能、神经网络之类概念,但相比之下FPGA出现的几率则相对较少...
华为云发布国内首款FPGA云视频编码加速服务,赋能行业
FPGA视频流媒体加速技术,对视频直播的编码计算进行***加速,相对于传统的基于CPU的编码处理将 H.265编码性能提升2倍以上,功耗降低2倍以上,码率相对于标准264降低33%以上。
FPGA资源(10)深度解析布线与接口
布线资源 FPGA中的布局布线资源主要包括三部分:CB、SB和行列连线。
FPGA在深度学习边缘端的应用
在FPGA逻辑电路中,输入信号的边缘检测是一个常用的操作,这算是FPGA的基本功之一。 信号边缘检测应用十分广泛,例如:通信协议的时序操作,按键的检测等,都应用到按键的检测。
PCB设计经验:不得不知道的要点
1、如果设计的电路系统中包含FPGA器件,则在绘制原理图前必需使用Quartus II软件对管脚分配进行验证。
Altium Designer 10版本简介
Altium Designer summer 9 v9.3.1.19182 中文特别版(破解文件+安装教程)
基于FPGA和分立处理器的嵌入式软件开发以及PCB版图设计、编辑和制造。
AI加速设计新突破:通用CNN加速设计解析
[[207759]] 导语 基于FPGA的通用CNN加速设计,可以大大缩短FPGA开发周期,支持业务深度学习算法快速迭代;提供与GPU相媲美的计算性能,但拥有相较于GPU数量级的延时优势,为业务构建最强劲的实时
Altium Designer(AD)学习心得与笔记
FPGA设计美学(10)HDL:软件还是硬件?
尽管FPGA开发(数字设计)不是软件开发,但过程和管理工具却非常相似。这两项任务实质上是在创建令人难以置信的复杂逻辑结构...
MathWorks:基于模型的设计,使用Matlab与Simulink
描述 相信大家和小编一样,都了解Matlab以及FPGA开发,但是你有想过使用Matlab来对你的FPGA进行开发吗?
图像处理算法仿真:VGA时序平台应用
一 概述 图像处理算法一般是用matla或OpenCV实现的,若是用FPGA实现,设计思路差别极大。
ASIC设计全面指南
与其他解决方案(如现场可编程门阵列(FPGA))不同,FPGA可以多次编程以执行不同的功能。ASIC有时也被称为SoC(片上系统)。
FPGA开发流程全面解析
Hardware description language,硬件描述语言)是两种最常用的数字硬件电路描述方法,其中HDL设计法具有更好的可移植性、通用性和模块划分与重用性的特点,在目前的工程设计中被广泛使用,下面对FPGA
FPGA视频仿真技术应用
仿真测试系统所包含的功能: (1)模拟可配置的视频流(单帧的视频即为一副图像) (2)模拟视频捕获,生成视频数据 (3)测试系统与testbench及视频流的数据共享 (4)可视化的图像及视频操作 (5)对FPGA
FPGA串口通信实现详解
FPGA 串口通信 基础原理 并行通信 数据的各个位使用多条数据线同时进行传输 传输速度快,但是占用引脚资源多 串行通信 将数据分成一位一位的形式在一条传输线上逐个传输 通信线路简单,占用引脚资源少,但是传输速度较慢
FPGA架构详解:架构图示
FPGA 内的I/O 按组分类,每组都能够独立地支持不同的I/O标准。通过软件的灵活配置,可适配不同的电气标准与I/O 物理特性,可以调整驱动电流的大小,可以改变上、下拉电阻。
FPGA上运行PyTorch模型实践
.RTL级与门级 3.Testbench与HDL文件的关系 步骤 (二)tb文件编写 (三)手动仿真 (四)联和仿真 手动仿真与联和仿真区别 (一)Modelsim仿真基础知识 知识准备 我们知道进行FPGA
DSP与FPGA架构对比研究
DSP与FPGA的技术特点和区别是什么? DSP(digital singnal processor)是一种独特的微处理器,有自己的完整指令系统,是以数字信号来处理大量信息的器件。
FPGA设计:显示电压值实现
随着电子技术的飞速发展,数字电压表在电压测量领域的作用显得更加重要,本次实训课程旨在掌握基于FPGA的数字电压表设计。
FPGA设计基础:Inout端口详解
FPGA设计中,大家常用的一般时input和output端口,且在vivado中默认为wire型。而inout端口,正如其名,即可以做输入,也可以做输出端口。
FPGA复位问题分析与解决
FPGA复位分为:同步复位和异步复位 1.1同步复位 复位信号在时钟有效沿到来时候有效,复位操作是“瞬间的”。 优点: 一、可以滤除高于时钟频率的毛刺,提高复位操作的可操作性。
FPGA综合优化策略与技巧
由于FPGA的布局布线具有二阶效应。 直到布局布线完毕。工具才会知道器件的拥堵或者布线的困难,可是这时实际逻辑拓扑已经被提交,假设我们的优化选项设置为速度,那么当实现后器件过于拥挤而无法布局布线时,
FPGA典型结构图深入解析
基于LUT的FPGA具有很高的集成度,其器件密度从数万门到数千万门不等,可以完成极其复杂的时序与逻辑组合的逻辑电路功能,因此其适用于高速、高密度的高端数字逻辑电路设计领域。
明德杨FPGA入门篇:Verilog计数器教程
明德杨FPGA入门篇——Verilog计数器 本文为明德扬原创文章,转载请注明出处!
Altium Designer FPGA板评审报告
布线问题 1.【问题分析】:还存在间距报错。 【问题改善建议】:建议去修改一下规则报错,像这种基本的电气规则是一定要检查清楚并且修改好。 2.【问题分析】:焊盘走线不规范。 【问题改善建议】:建议注意规范,从焊盘两边出线之后,再进行拐线,不能直接从焊盘中间出来。 3.【问题分析】:PGA内焊盘之间都在报错5MIL间距的错误。 【问题改善建
Xilinx Zynq 7020:基于Arm + FPGA的开发板实战
Xilinx Zynq-7000系列是一个基于ARM Cortex-A9内核处理器和FPGA结构的SoC家族,自2012年推出以来,我们已经看到了基于入门级的Zynq-7010或Zynq-7020 SoCs
ModelSim - FPGA笔试精解:22年版
22. ModelSim 是Mentor公司的出色的( )软件,它属于编译型( )器,速度快,功能强。 A. 综合 B. 编译 C. 仿真 D. 布局布线 E. 编程配置 审题: 考察对ModelSim的了解。 相关知识点: ModelSim: Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是
FPGA串口数据发送教程
UART(通用异步收发传输器) 1.串口通信模块设计的目的是用来发送数据的,因此需要有一个数据输入端口; 2.串口通信,支持不同的波特率,所以需要有一个波特率设置端口; 3.串口通信的本质就是将8位的并行数据通过一根信号线,在不同的时刻传输并行数据的不同位,通过多个时刻,最终将8位并行数据全部传出; 4.串口通信以1位的低电平标志串行传输的开始,待8位数据传输完成之后...
FPGA串口通信技术指南
一、串口、并口、USB接口 1、串口叫做串行通信接口,它是指数据一位一位的顺序传输,最少只需要一根传输线即可完成,成本低但传输速度慢。串行通讯的距离可以从几米到几千米;根据信息的传送方向,串行通信可以进一步分为单工、半双工和全双工三种。串口的出现是在1980年前后,最初是用来连接鼠标等设备,也可用于两台计算机之间的互连及数据传输。由于串口不支持热插拔及传输速率低...
FPGA核心概念深度解读
上位机和下位机 上位机是指:人可以直接发出操控命令的计算机,一般是PC,屏幕上显示各种信号变化(液压,水位,温度等)。下位机是直接控制设备获取设备状况的的计算机,一般是PLC/单片机之类的。上位机发出的命令首先给下位机,下位机再根据此命令解释成相应时序信号直接控制相应设备。下位机不时读取设备状态数据(一般模拟量),转化成数字信号反馈给上位机。简言之如此,真实情况千差万别不离其宗...
51单片机项目:电话拨号报警器设计
涉及计算机基础、单片机(51、AVR、PIC)、STM32、ARM、Linux、Python、制图(protel、AD、cadence)、周边(外设模块)、源文件、上位机(C++、C#、delphi等)、模数电、FPGA
FPGA实践(54)状态机设计的精髓
在最开始介绍状态机的时候,我们就说“每个FPGA开发者都有意或无意的、不可避免的使用着状态机”,到底这是为什么呢?
FPGA实现的数模转换技术探索
FPGA实现的数模转换 D/A 转换器在电子系统中应用极为广泛,除了在微机系统中将数字量转化为模拟量典型应用之外,还常用于波形生成、各种数字式的可编程应用。
FPGA笔试精解:50题纯享版
笔试精解系列第50篇了,做个前49题的纯享版,只有题目和题解。 PDF文件直接网盘了,有需自取。 链接:https://pan.baidu.com/s/1V_9g_qytNrNr2q82E96P9g 提取码:swei 1、十进制46.25对应的二进制表达式为( )。(华为硬件逻辑实习岗) A 101110.11 B 101101.01 C
FPGA对比(38)VHDL与Verilog的异同
语法比较 基本程序框架比较 VHDL基本程序框架共包括三个部分:library、entity、architecture,而Verilog基本程序框架中,只包含一个module部分。 简单的来说,VHDL中entity和architecture两部分的功能之和其实就相当于一个Verilog的module。只不过entity和architecture需要显式的去定义两者之间的对应关系...
FPGA浮点单元设计与优化
浮点数在内存中的存放格式例如以下: 地址 +0 +1 +2 +3 内容 SEEE EEEE EMMM MMMM MMMM MMMM MMMM MMMM 这里 S 代表符号位,1是负,0是正 E 偏移127的幂。二进制阶码=(EEEEEEEE)-127。 M 24位的尾数保存在23位中,仅仅存储23位...
FPGA ADC数据采集架构解析
ADC硬件特性分析 首先必须通过datasheet分析其核心参数、接口定义和时序要求。ADC9481的采样率为250MSPS,精度8bit。其原理结构图如下: 主要引脚说明: CLK+-:差分时钟输入,信号频率为250MHz VIN+-:模拟信号输入,范围是1Vpp VREF:电压参考输入/输出...
水波模拟仿真技术研究
一、硬件与架构设计本项目中用到的设备有:PC、FPGA、温度传感器DS18B20、蜂鸣器(beep)、数码管(segment)。
姓名不为空
手机不正确
公司不为空