FPGA设计经验分享(9)- 基于DDS IP核的波形发生器设计探索

设计要求

  • 生成4种基本波形,例如正弦波,方波等,波形形状和参数自定;
  • 输出4中基本波形的任意叠加结果,供16种波形可供选择;

虽然要求这么多,但本篇博文仅仅提供基础操作,其他的可以自行实现。


IP核配置




定制输出数据位宽

这里的输出数据指的是输出的波形数据,其位宽相关参数介绍如下:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据

可见,输出数据宽度和SFDR以及Noise Shaping有关,你可先不必知道Noise Shaping和SFDR是什么?只需要暂时知道在IP核定制时需要选择即可,如果Noise Shaping选择了None and Dithering,则输出数据宽度为:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_02

如果为Taylor:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_03

而Spurious Free Dynamic Range (SFDR)翻译为无杂散动态范围,和输出数据宽度以内部总线宽度以及各种实现策略有关;

假设我需求的数据宽度为10位,Noise Shaping选为None,则SFDR为60,输入IP定制页面:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_04

查看输出是否为10bit:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_05




定制相位位宽(或频率分辨率)

根据数据手册对频率分辨率的描述:

频率分辨率:以赫兹为单位指定,指定最小频率分辨率,用于确定相位累加器使用的相位宽度及其相关的相位增量(PINC)和相位偏移(POFF)值。较小的值可提供较高的频率分辨率,并且需要较大的累加器。较大的值会减少硬件资源。根据噪声整形的选择,可以增加相位宽度,并且频率分辨率高于指定的分辨率。对于光栅化模式(rasterized mode),频率分辨率由系统时钟、通道数和所选模数固定。

从这段描述,我们得出信息,频率分辨率可以用来控制相位位宽。

如果操作模式选择标准模式,如下IP 核定制页面:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_06

频率分辨率可以这样计算:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_FPGA_07

我们先给定需求的相位宽度,又已知系统频率值,根据公式就可以算出频率分辨率;将频率分辨率代入IP核定制页面,即可自动得到相位宽度。

其实从上式也可以直接推出相位宽度:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_08

本例我们的系统频率为100MHz,如果想要相位宽度为16位,则频率 分辨率为:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_Xilinx_09

在IP核定制页面,如下图,我们输入频率分辨率的值:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_10

查看相位宽度为16位:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_11

上面选择的是标准模式,如果选择另一种模式呢?

Rasterized Mode of Operation:光栅化操作模式;

我们可以根据下面公式得到频率分辨率,但和相位宽度没有直接关系,为了知识完整性,简介如下:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_Xilinx_12

在IP核定制页面提现如下:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_13




输出频率

本示例选择的是单通道,也即通道数为1,因此输出频率也只能选择一个:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_14

输出频率值也不是随便选择的,而是有其范围的,例如我输入105MHz,则通过不了:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_Xilinx_15

提示超出范围,范围为(0,100).


输出正余弦选择以及数据格式

可以在IP核定制页面选择输出正弦还是余弦还或者是都输出:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_Xilinx_16

本示例选择输出正余弦,由于输出采用的是axi总线,因此输出数据位于M_AXIS_DATA_TDATA中,那么正余弦输出结果是如何组合成M_AXIS_DATA_TDATA的呢?

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_17

数据手册给出解释:

输出DATA通道TDATA结构将正弦和余弦输出字段符号扩展到下一个字节边界,然后以最低有效部分的余弦进行连接,以创建m_axis_data_tdata。如果仅选择正弦或余弦之一,则将其符号扩展并放入m_axis_data_tdata的最低有效部分。

下图显示了这三种配置的TDATA的内部结构。正交输出,仅余弦和仅正弦。例如,在图中显示了11位输出,符号扩展到16位。 <<<表示符号扩展名:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_Xilinx_18

因此我们可以这么认为,由于存在扩展符号位的关系,我们可以提取低一半的数据为COS,高一半的数据未SIN。


其他设置

有了上面的定制参数,输出波形是没有问题了,至于其他的定制参数,本文选择默认:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_19

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_20

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_FPGA_21

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_22

点击OK,等待IP核定制完成。


电路设计

本示例设计十分简单,就是单纯例化下IP核:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_23

复制例化模板:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_24

给出设计文件:


`timescale 1ns / 1ps//// Company: // Engineer: Reborn Lee// Module Name: waveform_gen// Additional Comments:// //`timescale 1ns / 1ps//// Company: // Engineer: Reborn Lee// Module Name: waveform_gen// Additional Comments:// //module waveform_gen(  input i_clk,  output o_data_valid,  output [31 : 0] o_data,  output o_phase_valid,  output [15 : 0] o_phase    );dds_compiler_0 inst_dds (  .aclk(i_clk),                                // input wire aclk  .m_axis_data_tvalid(o_data_valid),    // output wire m_axis_data_tvalid  .m_axis_data_tdata(o_data),      // output wire [31 : 0] m_axis_data_tdata  .m_axis_phase_tvalid(o_phase_valid),  // output wire m_axis_phase_tvalid  .m_axis_phase_tdata(o_phase)    // output wire [15 : 0] m_axis_phase_tdata);endmodule1.2.3.4.5.6.7.8.9.10.11.12.13.14.15.16.17.18.19.20.21.22.23.24.25.26.27.28.29.30.31.32.33.34.35.36.37.


行为仿真

仿真程序也仅仅例化设计文件,设计下系统频率即可:


`timescale 1ns / 1ps//// Company: // Engineer: Reborn Lee// Create Date: 2020/06/03 17:25:26// Module Name: waveform_gen_tb//module waveform_gen_tb(    );    reg clk;    wire o_data_valid;    wire [15 : 0] o_data;    wire o_phase_valid;    wire [31 : 0] o_phase;    initial begin        clk = 0;        forever begin            # 5 clk = ~clk;        end    end    waveform_gen inst_waveform_gen        (            .i_clk         (clk),            .o_data_valid  (o_data_valid),            .o_data        (o_data),            .o_phase_valid (o_phase_valid),            .o_phase       (o_phase)        );endmodule1.2.3.4.5.6.7.8.9.10.11.12.13.14.15.16.17.18.19.20.21.22.23.24.25.26.27.28.29.30.31.32.33.34.35.36.37.38.39.40.

执行行为仿真:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_FPGA_25

注意,仿真时间可以在此确定:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_26

仿真波形:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_27

正余弦拆开:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_DDS IP_28

选择高16位作为sin。

下面选择有符号数显示:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_29

同时选择模拟显示:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_30

之后你会发现正余弦显示波形相对于整体太平坦,以致于看起来像是直线,这是因为显示范围太大了导致的:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_Xilinx_31

改下显示的坐标幅度范围:

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_数据_32

FPGA设计心得(9)基于DDS IP核的任意波形发生器设计_参考资料_33


免责声明:本文系网络转载或改编,未找到原创作者,版权归原作者所有。如涉及版权,请联系删

QR Code
微信扫一扫,欢迎咨询~

联系我们
武汉格发信息技术有限公司
湖北省武汉市经开区科技园西路6号103孵化器
电话:155-2731-8020 座机:027-59821821
邮件:tanzw@gofarlic.com
Copyright © 2023 Gofarsoft Co.,Ltd. 保留所有权利
遇到许可问题?该如何解决!?
评估许可证实际采购量? 
不清楚软件许可证使用数据? 
收到软件厂商律师函!?  
想要少购买点许可证,节省费用? 
收到软件厂商侵权通告!?  
有正版license,但许可证不够用,需要新购? 
联系方式 155-2731-8020
预留信息,一起解决您的问题
* 姓名:
* 手机:

* 公司名称:

姓名不为空

手机不正确

公司不为空