教学服务器巨多bug和闪退等问题,一点点记录吧。。。。
1.Q:在做仿真的时候断网了,再登入服务器后,原来的文件显示被我自己的用户锁住了,我不能编辑,要怎么解决啊?
A:从桌面进入文件夹删掉对应被锁定的cell的cdslck文件。
cadence|教学服务器的抽象bug_哔哩哔哩_bilibili
Verilog-A 语言简单入门教程 – Analog-Life
Verilog和Veriloga如何在Modelsim,Hspice,Cadence这些软件之间运用? - 知乎 (zhihu.com)
请问有人了解verilog−A,或者有相关的学习资料吗? - 知乎 (zhihu.com)
How to Find Warning Errors in Cadence (or ignore them) - (miscircuitos.com)
Sansen精粹阅读笔记(2) CMFB 共模反馈-CSDN博客
dongdaxiaobai_RF基础,analog,信号处理基础-CSDN博客
【Cadence】stb仿真和ac仿真——以一个简单的全差分反相放大器仿真为例-CSDN博客
手动分析CMFB负反馈环路稳定性的技巧 - 知乎 (zhihu.com)
使用Cadence对运放参数测试的常用设置 - 知乎 (zhihu.com)
SARADC16BIT_电路源文件分享 - Analog/RF IC 资料共享 - EETOP 创芯网论坛 (原名:电子顶级开发网) -
本次期中考试平均分为73.0分,标准差 为18.9分,期中考试占比仅20%,没有发挥好的同学请不要灰心。
以下是对本次考试的一些点评:
第二题是经典的电流源负载的共源放大器 结构,部分同学没有考虑负载管Cgd对电路带宽的影响;
第三题是一个有趣的差分放大器 结构,当本征增益无穷大时,电流支路只有一条,可以大大简化计算;
第四题主要考察噪声分析,对噪声电压谱密度 积分后开根号得到rms电压数值,值得注意的是当本征增益无穷大且不考虑寄生电容 时,cascode管不贡献噪声;部分同学没有对噪声电压谱密度进行积分,或对一阶低通系统的噪声积分带宽计算有误。